SN74AHCT273N

Texas Instruments
595-SN74AHCT273N
SN74AHCT273N

Fabricante:

Descripción:
Básculas electrónicas Octal

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 999

Existencias:
999 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
12 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$0.94 $0.94
$0.621 $6.21
$0.614 $12.28
$0.578 $150.28
$0.573 $286.50
$0.552 $552.00
$0.461 $1,152.50

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Básculas electrónicas
RoHS:  
D-Type Flip-Flop
AHCT
8 Circuit
CMOS
PDIP-20
TTL
Non-Inverting
9.2 ns
- 8 mA
8 mA
4.5 V
5.5 V
Through Hole
- 40 C
+ 125 C
Tube
Marca: Texas Instruments
País de ensamblaje: MY
País de difusión: US
País de origen: US
Número de líneas de entrada: 3
Número de líneas de salida: 1 Line
Tipo de producto: Flip Flops
Serie: SN74AHCT273
Cantidad de empaque de fábrica: 20
Subcategoría: Logic ICs
Peso de la unidad: 1.199 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542310399
ECCN:
EAR99

SN74AHCT273/SN74AHCT273-Q1 Octal D-Type Flip-Flops

Texas Instruments SN74AHCT273/SN74AHCT273-Q1 Octal D-Type Flip-Flops include 8 positive-edge-triggered D-type flip-flops with a direct Clear (CLR) input. These devices are designed to store and synchronize digital data across eight channels. Each flip-flop has a dedicated data input (D) and output (Q), while all flip-flops share a common clock (CLK) and clear (CLR) signal. The outputs change state on the rising edge of the clock signal, provided the clear input is inactive (high). When the clear input is asserted (low), all outputs are asynchronously reset to low, regardless of the clock or data inputs. Typical applications include buffers and storage registers, servers, network switches, memory systems, databases, pattern generators, and shift registers.