LMK61E2BBA-SIAR

Texas Instruments
595-LMK61E2BBA-SIAR
LMK61E2BBA-SIAR

Fabricante:

Descripción:
Generadores de reloj y productos de soporte 156.250-MHz +/-50 p pm ultra-low jitter A 595-LMK61E2BBA-SIAT

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
No en existencias
Plazo de entrega de fábrica:
6 Semanas Tiempo estimado de producción de fábrica.
Mínimo: 2500   Múltiples: 2500
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
Envase tipo carrete completo (pedir en múltiplos de 2500)
$17.92 $44,800.00

Embalaje alternativo

N.º de artículo del Fabricante:
Embalaje:
Reel, Cut Tape, MouseReel
Disponibilidad:
En existencias
Precio:
$32.45
Mín.:
1

Producto similar

Texas Instruments LMK61E2BBA-SIAT
Texas Instruments
Generadores de reloj y productos de soporte Ultra-Low Jitter Pro grammable Oscillato A 595-LMK61E2BBA-SIAR

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Generadores de reloj y productos de soporte
RoHS:  
LMK61E2
Reel
Marca: Texas Instruments
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: Not Available
Sensibles a la humedad: Yes
Tipo de producto: Clock Generators
Cantidad de empaque de fábrica: 2500
Subcategoría: Clock & Timer ICs
Nombre comercial: PLLatinum
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

USHTS:
8542310030
ECCN:
EAR99

LMK61E2 Ultra-Low Jitter Programmable Oscillator

Texas Instruments LMK61E2 Ultra-Low Jitter Fully Programmable Oscillator is a PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer. These include an integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL or LVDS or HCSL. The device features self-startup from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system via the I2C serial interface. Internal power conditioning provides excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device provides fine and coarse frequency margining options via the I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.